m*******5 发帖数: 24 | 1 Hi
Virtex-6 FPGA 的lvds output 是怎么工作的?如果我是要传输8位的信号需要用
serializer么?在选择外部设备的lvds receiver的时候有什么标准?需不需要
deserializer?
谢谢! |
|
p******a 发帖数: 130 | 2 可以试一下用Delay line来同步各路输出,Virtex-6应该有。使用lvds有点复杂了,并
且也不见得有效。 |
|
|
d***a 发帖数: 13752 | 4 既然用了TPU,我猜应用是声纳处理吧...不过公司的事情,别在网上说太多了。
我用过的是Xilinx Virtex系列,感觉不是那么可靠,系统常有莫名其妙的crash。
Virtex系列是SRAM-based FPGA,SRAM cell有一定的概率会corrupt。
Zynq是比较新的系列,我还没用过。 |
|
|
RR 发帖数: 561 | 6 你这个ramdom序列长么?不太长的话直接编进FPGA就行了。找个高端的Xilinx
Virtex-6 VIrtex-7 , 很容易实现的。你这个控制的难度在于bit和bit之间的同步如
何精调,FPGA的IO jitter performance是不是符合你的要求
chip |
|
g*********e 发帖数: 14401 | 7 virtex 7 2000T
virtex 8 ultrascale |
|
发帖数: 1 | 8 2017年,华为是全球第五大半导体芯片买家,采购总额约140亿美元,相比去年增长32.
1%。
全球前10大半导体买家(数据来源:Gartner)
工信部下属机构“赛迪智库”的报告显示,2015年华为的芯片采购总额高达140亿美元
左右,其中,采购高通芯片18亿美元、英特尔芯片6.8亿美元、镁光芯片5.8亿美元,博
通芯片6亿美元、赛灵思芯片5.6亿美元,Cypress/Spansion芯片5.4亿美元、Skyworks
和Qorvo芯片各4.5亿美元,采购德州仪器芯片近4亿美元。
“赛德智库”报告截图
由于美国在半导体产业的强大,在CPU、GPU、FPGA、DSP、基带芯片、射频芯片、高端
交换路由芯片、高速接口芯片,以及数模转换芯片、电源管理芯片、光模块等核心元器
件方面占据绝对优势,使中国华为、中兴、联想、步步高、小米等整机厂高度依赖美国
元器件。
即便是华为海思能够自己设计的芯片,其实也有很多是高度依赖国外授权的,一旦遭遇
制裁就悲剧了。
以华为最负盛名的麒麟芯片为例,基于ARM的技术授权,从2009年的K3到2017年的麒麟
970,取得了骄人业绩。但在技术上是反复购买ARM... 阅读全帖 |
|
h**k 发帖数: 75 | 9 新年过后开始找工作,投给大公司的简历都没有反应,只有一些小公司找上们.今天好不
容易来了两个大公司recruiter, 却又不是那么match, 其中Micron的题目如下:
1. Name a popular on-chip bus used in SoCs.
2. Why are tri-state buses not recommended in SoC designs?
3. What processors have you used extensively? Which one(s) were your
favorite, and why (briefly)?
4. What (very approximate) processor clock speed would you expect to
achieve if you were to synthesize a general purpose processor (e.g. ARM7 or
MIPS4K) in a large FPGA (Xilinx Virtex II or Alte |
|
g****e 发帖数: 141 | 10 plz send resume to g****[email protected]
thanks
【 以下文字转载自 JobMarket 讨论区 】
发信人: gstide (豆腐脑), 信区: JobMarket
标 题: hardware engineer in northern virginia
发信站: BBS 未名空间站 (Mon Jun 20 18:53:13 2011, 美东)
职位1:senior level
Key Job Responsibilities include:
•Active participant in high level architecture design
•Clear and concise documentation to support all facets of the design
•Design and develop digital hardware with a focus on microprocessor
and FPGA platforms
•Mentor other engine... 阅读全帖 |
|
g****e 发帖数: 141 | 11 plz send resume to g****[email protected]
thanks
职位1:senior level
Key Job Responsibilities include:
•Active participant in high level architecture design
•Clear and concise documentation to support all facets of the design
•Design and develop digital hardware with a focus on microprocessor
and FPGA platforms
•Mentor other engineers and technicians to assist throughout the
development phase including the hardware testing and debug phase
•Implementing the design using sch... 阅读全帖 |
|
D******g 发帖数: 2717 | 12
xilinx的硬POWER核+FPGA不就是VIRTEX吗。。我都用好几年了。。。 |
|
kn 发帖数: 2446 | 13 也可以考虑newegg 109AR,OCZ Virtex II 60G. |
|
d***a 发帖数: 13752 | 14 我不知道现在68000系列的具体价格,但20MHz档次的微控器,volume price的价位大约
在50美分这个档次。:-)
Xilinx FPGA的功耗电流,不可能300mA吧。你是不是只算了ARM core的功耗?FPGA的功
耗一般要高很多,Xilinx Virtex系列的大芯片是要加散热片的。
当然,如果你们公司做的是给自己用的产品,小批量生产,也不外卖,那么没什么差别
。但建议别用Java,现在的code十有八九是用C写的,Java的实时性可不好。 |
|
b*****e 发帖数: 1193 | 15 Virtex-5 -3
FVCO: PLL VCO Frequency 400-1440Mhz
FOUTMAX: 710Mhz
凑合用吧 |
|
|
z*****n 发帖数: 447 | 17 Yes, we need a well-proven platform with support that can run without much
trouble.
Our lab has a set of Virtex-5 LXT FPGA ML505 Evaluation Platform, which was
bought two years ago and never used. Is it suitable for Baseband DSP design?
Another question is that beside baseband DSP, I also need to realize basic
control plan functions for control signal processing and realize basic L-2
radio resource control and MAC, does this board support this requirement?
It seems I also need CPU in the board |
|
T******T 发帖数: 3066 | 18 Let me first refer you to the Xilinx Virtex-5 device family application
notes :
http://www.xilinx.com/support/documentation/data_sheets/ds100.pdf
For DSP: If you are doing your custom filters, mixers, tone trackers,
Fourier transform type of hardware which needs accum and complex multipliers
, then the DSP native cores in VX-5 would help, and all devices supports it:
For Command and Control + L2 STACK and Firmware: Embedded PowerPC core is
only available in FXT, not in LXT.
So looks like that e |
|
a*****8 发帖数: 261 | 19 1. google keyword:
"virtex 5 vhdl libraries guide"
2. download the pdf. it should come off xilinx website
3. check page 315. it talks about instance of BRAM.. |
|
I***a 发帖数: 704 | 20 我这是用HandelC生成的verilog code,不存在什么约束文件
现在已经解决了,把LOC的那2行注释掉就可以了.
把LOC的那2行里的CLOCK和RESET改成Virtex 5里有的pin names也可以(e.g. A5, B6)
还有我看你挺内行的,能教我看下help文档吗? |
|
b***i 发帖数: 3043 | 21 高速电路标准可以相互转换,比如PECL, CML, LVDS等。如果你说的8位就是给8路的输出
,那么就用8个LVDS的差分输出,到8个你的负载。对FPGA而言,这个输出就是数字的输
出,0伏到几伏表示0到1。 |
|
m*******5 发帖数: 24 | 22 这个8位就是8bit的控制信号,这就是说要给出8 channel的lvds 输出,每个bit用一个
channel?
但是测试芯片io不是lvds,所以就需要一个8channel的lvds receiver?
lvds receiver的输出速率和输入速率是一样的么?还是说要用另一个clock来控制?
fpga的输出和负载是怎么连接的呢?用wire?
Thanks in advance! |
|
m*******5 发帖数: 24 | 23 另外,用时钟怎么控制lvds receiver啊?
以SN65LVDS388为例。是用一个clock连接到ENA,ENB,ENC,END四个接口么?这个时钟有
什么特殊需求么?有没有合适的产品推荐?
时钟可用的最快速率是不是这个max signaling rate标识的?
再有就是用8个channel的receiver会不会导致输出不同步?
十分感谢!! |
|
|
m*******5 发帖数: 24 | 25 要测试的芯片不是lvds的,所以用lvds receiver转换成lvttl, 速度在200MHz 就好,8
位信号要同步。 |
|
|
t******0 发帖数: 629 | 27 我去年上课做实验用过virtex-5,感觉挺慢的,而且不能在线仿真。
现在老板希望我把一个设计map到FPGA上好做demo。可以出钱买一个。
请问有没有什么好用的板子推荐一下。
万分感谢 |
|
c******a 发帖数: 600 | 28 我买的是XUPV2P (Virtex-II Pro) |
|
c*******d 发帖数: 353 | 29 What kind of projects that you can do with virtex-ii? Any fun project you
can recommend for me to work with my spartan3a board.
There are many concepts that are still blurry to me. I've also done a music
player with my board through serial interface. Next thing I want to do is to
control a ps2 keyboard. |
|
|