boards

本页内容为未名空间相应帖子的节选和存档,一周内的贴子最多显示50字,超过一周显示500字 访问原贴
EE版 - Voltage Regulator 有做头吗?
相关主题
VLSI&FPGA
请教关于Computer architecture方向(郁闷中)
为什么学硬件这么难找工作呢!!
EE MASTER 找工作求推荐 (转载)
请教大家一个方向的问题
现在FPGA/VLSI的就业情况怎么样或以后前景
求内推或者招聘职位---hardware new graduate master--- (转载)
请教几个VLSI的就业方向
ASIC/FPGA VLSI 求审稿机会
最后一次恳求工作推荐: EE--------Digital Logic Design/VLSI/
相关话题的讨论汇总
话题: regulator话题: voltage话题: 做头话题: vlsi话题: power
进入EE版参与讨论
1 (共1页)
n**********2
发帖数: 648
1
现在在选Master方向,我的大方向是VLSI/ASIC
正在选导师,
教授回信问我有无兴趣做Voltage regulator 的optimization
s*****t
发帖数: 987
2
片上集成的么?
n**********2
发帖数: 648
3
应该是的(因为这个教授做的是low power, computer architecture)
网页在此:https://directory.engr.wisc.edu/ece/faculty/kim_nam_sung
片上集成的就有做头?
我比较疑惑的是,我跟她说了我打算做ASIC design, 也就是偏数电方向的, 他却抛给我
一个power的课题问我感不感兴趣(当然我同意power很好找工作,另外VR应该算是power
对吧...).感觉就是想把我这个硕士顺便给他们的主要project (都是computer
architecture, low power design什么的)做个周边support,完全不顾我找VLSI的方向
啊.

【在 s*****t 的大作中提到】
: 片上集成的么?
t***s
发帖数: 1247
4
他差不多应该是这样想的,不过话说回来硕士的话还想要怎么样呢?
愿意做power就去,非要做digital就另找一家呗

power

【在 n**********2 的大作中提到】
: 应该是的(因为这个教授做的是low power, computer architecture)
: 网页在此:https://directory.engr.wisc.edu/ece/faculty/kim_nam_sung
: 片上集成的就有做头?
: 我比较疑惑的是,我跟她说了我打算做ASIC design, 也就是偏数电方向的, 他却抛给我
: 一个power的课题问我感不感兴趣(当然我同意power很好找工作,另外VR应该算是power
: 对吧...).感觉就是想把我这个硕士顺便给他们的主要project (都是computer
: architecture, low power design什么的)做个周边support,完全不顾我找VLSI的方向
: 啊.

n**********2
发帖数: 648
5
嗯. 多谢回复. 有人同意我, 看来我的想法还是挺靠谱的.
难道这就是大多数硕士的生存状态: 自己选准一个方向(比如VLSI)然后利用课程中的
project积攒经验, 然后跟着advisor选另一个方向混点研究经验(比如这里的voltage
regulator)挂个名在paper上面(如果能混到挂名的话).
然后找工作的时候, 哪个方向能扯上关系就提哪个方向..
要真是这样的话我也能接受....其实想想也不错的.... 就是跟我以前想的有点不一样
另,我看学校的课程中, VLSI的课内project做了只是一个的FPGA流程:从前端到后端,还
是集体project (10个人左右).
只靠这一个project出来找工作还不够吧.

【在 t***s 的大作中提到】
: 他差不多应该是这样想的,不过话说回来硕士的话还想要怎么样呢?
: 愿意做power就去,非要做digital就另找一家呗
:
: power

t***s
发帖数: 1247
6
就是这么回事
硕士那么一两年真干不了什么,project就是打打杂就好了,做个把supplemental的模
块比如regulator之类的,就挺合适了。真叫你一硕士挑大梁做大系统?做high
performance做创新?就算老师愿意,你还不得发愁这tapeout要是干砸了怎么毕业?
提醒一下,硕士找工作paper基本没用,另外学校location很重要

【在 n**********2 的大作中提到】
: 嗯. 多谢回复. 有人同意我, 看来我的想法还是挺靠谱的.
: 难道这就是大多数硕士的生存状态: 自己选准一个方向(比如VLSI)然后利用课程中的
: project积攒经验, 然后跟着advisor选另一个方向混点研究经验(比如这里的voltage
: regulator)挂个名在paper上面(如果能混到挂名的话).
: 然后找工作的时候, 哪个方向能扯上关系就提哪个方向..
: 要真是这样的话我也能接受....其实想想也不错的.... 就是跟我以前想的有点不一样
: 另,我看学校的课程中, VLSI的课内project做了只是一个的FPGA流程:从前端到后端,还
: 是集体project (10个人左右).
: 只靠这一个project出来找工作还不够吧.

n**********2
发帖数: 648
7
多谢指点.让我对学术界的认识更明晰了一些.
不怕人笑话,我在想有这个时间去打杂,是真去打杂好呢,还是自己窝着练coding好呢...
自己花钱读硕士就是图个有闲练练热门skill

【在 t***s 的大作中提到】
: 就是这么回事
: 硕士那么一两年真干不了什么,project就是打打杂就好了,做个把supplemental的模
: 块比如regulator之类的,就挺合适了。真叫你一硕士挑大梁做大系统?做high
: performance做创新?就算老师愿意,你还不得发愁这tapeout要是干砸了怎么毕业?
: 提醒一下,硕士找工作paper基本没用,另外学校location很重要

1 (共1页)
进入EE版参与讨论
相关主题
最后一次恳求工作推荐: EE--------Digital Logic Design/VLSI/
求前辈帮忙分析两个offer,FPGA vs CPU Verification
硅谷小道: 听说现在半导体tape out非常的贵 (转载)
Re: VLSI and Cadence
来说说我心目中电路和ic design的十大会议吧,哈哈
[诚心求教,急]RPI的ee和综合实力在美国到底是什么位置?
求Summer Intern推荐
求一电路的出处
FPGA I/O configuration
从了phd还是搏一把?
相关话题的讨论汇总
话题: regulator话题: voltage话题: 做头话题: vlsi话题: power