由买买提看人间百态

topics

全部话题 - 话题: fpgas
首页 上页 1 2 3 4 5 6 7 8 9 10 下页 末页 (共10页)
e***y
发帖数: 4307
1
来自主题: EE版 - 从了phd还是搏一把?
读PhD的方向没必要强调和MS一致啊。老实说FPGA的工作工业界不多,很多都要身份的
,读了出来也不一定能找到工作。而且纯粹FPGA design的工作也没必要读博士,硕士
加几年工作经验更加吃香吧。况且加州的学校选择怎么会不多呢,会FPGA的搞数字电路
的跨度不大啊,工作还是能找到的,真的没必要局限自己在FPGA那么小的范围内。不过
我还是觉得,这年头还是多和软件沾边的方向比较靠谱。
s********e
发帖数: 425
2
我感觉你想了解的问题可以归于科学计算范畴。科学计算在物理、机械工程,医学等多
个应用领域都需要。例如物理或天文里计算多个天体相互之间的作用力的问题(N-body
problem),天体数量可以达到几万到几十万;又比如医学中有医学图像重构问题(比如
backprojection),需要把多幅机器拍摄的原始图像以某种组合方式重构成医生能看懂
的图像,图像像素数可以是几千乘几千。
虽然可能处理三五个数据所使用的算法极其简单,但是由于数据量巨大,算法复杂度随
着数据量的增长迅速增加,于是同样简单的算法就无法使如此庞大的数据量在可接受时
间内算完,于是就构成了NP-complete问题。
这些都是需要超级计算机(supercomputer)来运算,也就是cluster或multiprocessor
。根据问题所需数据量的大小,运算时间从几小时到几天都有,一两个月也有可能。
运算方法概括来说叫做并行计算。具体就是尽可能编出并行性(Parallelism)高的程
序,使得庞大数据能够并行处理,比如一万个天体分给八个cpu同时运算,每个cpu算
1250个;1024x1024的图像分给16个cpu,每... 阅读全帖
t*******e
发帖数: 1633
3
我现在就做fpga, cyclone5的主频才150mhz, 想用fpga realtime是不可能了. 你这个
信号频率太高,感觉用fpga很困难. 我觉得没有fpga有那么高的主频能实时处理400多
mhz的信号
b***i
发帖数: 3043
4
给你打了两次电话都没有人接,还是在这里讨论比较好,有多个人给你参考。
这个电路说简单也简单,说复杂也复杂,教授就是眼高手低。他自己做肯定做不出来。
8位没有问题,你到底什么精度的要求要说清楚。你内存给出32位的数然后4个一组进行
并串转换,就很容易得到8路的信号。这样150M也就需要150/4<40MHz的内存访问。我看
你直接用MCU去读内存都可以。要不用计数器什么的,Binary counter,比如MC10E016:
ECL 8-Bit Synchronous Binary Counter。不用串行并行转换,直接8位也可以。
用FPGA更适合。移位就是说你定义一个模块,有时钟输入,有reset输入,有输入端,
输出端,再加一个开关决定是从输出来循环到输入,还是从输入端读数。最后每个时钟
下进行移位,这个verilog最多20行程序完成。然后你把这个模块实例8个就是8位,根
本没有难度。你告诉教授你用SRAM+FPGA。然后你既可以完全用FPGA搞定,又可以用
FPGA+SRAM。

125MHz
d**g
发帖数: 1031
5
网上看来的, 我擦, 都不太会做.已经没法子跳槽啦.
1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电

相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、
FPGA
等的概念)。(仕兰微面试题目)
2、FPGA和ASIC的概念,他们的区别。(未知)
答案:FPGA是可编程ASIC。
ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据

个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。

门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设

制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点

3、什么叫做OTP片、掩膜片,两者的区别何在?(仕兰微面试题目)
4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)
5、描述你对集成电路设计流程的认识。(仕兰微面试题目)
6、简述FPGA等可编程逻辑器件设计流程。(仕兰微面试题目)
7、I... 阅读全帖
z********c
发帖数: 2
6
郑溟隨教授现为韩国三超—延世大学助理教授,并组建了computer architecture and
memory system lab。他诚挚邀请所有致力于存储系统,计算机架构的研究员或博士后
加入研究团队。
教授介绍:
郑溟隨教授于佐治亚理工学院和宾州州立大学获得硕士和博士学位。他的研究课题主要
包括计算机架构,固态硬盘(SSD),非易失存储器设计(NVM),并行计算,以及操作
系统文件系统优化。博士期间,他被Lawrence Berkeley国家实验室邀请为客座科学家
,从事存储器的建模与研究,并保持合作至今。他的研究成果得到了专家学者的认同,
论文发表在各大核心期刊和顶级会议并得到广泛关注。2014年,他的存储相关的论文同
时被ASPLOS,HPCA,ISCA收录。今年至今,他的两篇论文分别发表在ICCD和PACT。他与
学术界保持密切的合作,合作对象包括Lawrence Berkeley国家实验室和橡树岭国家实
验室。同时他每年为多达15个核心会议期刊提供审稿服务。他同时也积极参与企业项目
合作。参与合作的企业包括三星,海力士,英特尔,闪迪以及HGST。现在正在进行的合
作项... 阅读全帖
n*******k
发帖数: 100
7
来自主题: Quant版 - 请问需要懂模拟电路的吗?
http://www.exegy.com/
https://home.eease.adp.com/recruit2/?id=1327171&t=2
DESCRIPTION
Exegy has a hardware design engineer opening in St. Louis MO. Hardware
engineers are responsible for the design, development, and verification of
FPGA-based digital circuits that dramatically accelerate the processing of
real-time financial market data from financial exchanges around the world.
Hardware engineers specialize in parallel algorithms, data structures, and
digital circuit design for high-performance... 阅读全帖
b******7
发帖数: 8200
8
发这里是因为大家讨论下技术,也有版主看着,不会混乱。本人本帖不抗日,就分析这
个问题。
不怕被肉,小弟(实际上是大叔)搞了不少年电脑,OS编程。
但对于FPGA或者嵌入式系统架构并不是特别精通,班门弄斧抛砖引玉而已。
不对之处欢迎指正,讨论。
首先,什么是汽车电脑。
http://baike.baidu.com/view/980461.htm
此文比较粗旷,所谓嵌入式系统其实就是个精简的针对命令优化的操作系统。
因为做过几年程控交换机,因此我的概念是real time系统,也就是实时操作系统。
听着很忽悠,其实任何操作系统都可以变成实时操作系统,只要保证命令直行会按时完
成。不要小看这一个功能,把每个命令都按时完成保证Qos的系统其实很难。
那么做得好的目前有几家。包括Linux也可以编译成实时操作系统。但是这个系统的问
题就是会崩溃(panic),也就是说在他执行不了的时候就会被动或者主动崩溃(这个
话长了)先说到这里。
再次,崩溃的原因。
我不知道toyota那个为啥崩溃,看e文解释是一个预测的1变成了0。这种问题其实在现
实生活中很容易发生,干扰,可靠性等等。因为现在计算机都是基... 阅读全帖
b******7
发帖数: 8200
9
发这里是因为大家讨论下技术,也有版主看着,不会混乱。本人本帖不抗日,就分析这
个问题。
不怕被肉,小弟(实际上是大叔)搞了不少年电脑,OS编程。
但对于FPGA或者嵌入式系统架构并不是特别精通,班门弄斧抛砖引玉而已。
不对之处欢迎指正,讨论。
首先,什么是汽车电脑。
http://baike.baidu.com/view/980461.htm
此文比较粗旷,所谓嵌入式系统其实就是个精简的针对命令优化的操作系统。
因为做过几年程控交换机,因此我的概念是real time系统,也就是实时操作系统。
听着很忽悠,其实任何操作系统都可以变成实时操作系统,只要保证命令直行会按时完
成。不要小看这一个功能,把每个命令都按时完成保证Qos的系统其实很难。
那么做得好的目前有几家。包括Linux也可以编译成实时操作系统。但是这个系统的问
题就是会崩溃(panic),也就是说在他执行不了的时候就会被动或者主动崩溃(这个
话长了)先说到这里。
再次,崩溃的原因。
我不知道toyota那个为啥崩溃,看e文解释是一个预测的1变成了0。这种问题其实在现
实生活中很容易发生,干扰,可靠性等等。因为现在计算机都是基... 阅读全帖
t*******o
发帖数: 3
10
中美贸易大战,没有遮羞布的芯片是不能承受之重(图)
新闻来源: IT高管会 于 2018-04-01 20:44:55
敬请注意:新闻取自网络,观点不代表本网立场!
来源:芯三板
芯片是美国人制衡中国的最犀利武器,也是维持全球第一最坚固的护城河!
芯片也是中国人不得不面对的皇帝新衣,无论GDP数字多么夸张,没有全面国产替
代,万里长城只是别人的河西走廊!
中美贸易大战,硝烟弥漫,双方各秀肌肉,那么,我们试图通过本文来解读,如果
贸易战全面开打,芯片到底是谁手中的“核武器”呢?
国际玩笑
中国国际经济交流中心副理事长魏建国24日对中国日报表示,继宣布第一批中止减
让产品清单之后,中国正在研究第二批、第三批清单,比如飞机、芯片领域。而且,中
国可以采取的措施不仅限于商品领域,旅游业等其他行业也有可能。
事实上,拿芯片开战,想要要挟和制裁美国,这几乎是开国际玩笑,一丁点胜算都
没有。说这话的人看来不懂这个行业的特殊性和重要性,也许认为我们的制造业和购买
力需求已经强大到可以让对方寒噤的高度。
诚然,中国每年需要进口2300亿美元芯片,而且连续多年位居单品进口第一位。但
是,我们需要铭记的是,... 阅读全帖
w*********g
发帖数: 30882
11
中美贸易大战,没有遮羞布的芯片是不能承受之重(图)
文章来源: IT高管会 于 2018-04-01 20:17:38 - 新闻取自各大新闻媒体,新闻内容并
不代表本网立场!
打印本新闻 (被阅读 33723 次)
  来源:芯三板
芯片是美国人制衡中国的最犀利武器,也是维持全球第一最坚固的护城河!
芯片也是中国人不得不面对的皇帝新衣,无论GDP数字多么夸张,没有全面国产替
代,万里长城只是别人的河西走廊!
中美贸易大战,硝烟弥漫,双方各秀肌肉,那么,我们试图通过本文来解读,如果
贸易战全面开打,芯片到底是谁手中的核武器呢?
国际玩笑
中国国际经济交流中心副理事长魏建国24日对中国日报表示,继宣布第一批中止减
让产品清单之后,中国正在研究第二批、第三批清单,比如飞机、芯片领域。而且,中
国可以采取的措施不仅限于商品领域,旅游业等其他行业也有可能。
事实上,拿芯片开战,想要要挟和制裁美国,这几乎是开国际玩笑,一丁点胜算都
没有。说这话的人看来不懂这个行业的特殊性和重要性,也许认为我们的制造业和购买
力需求已经强大到可以让对方寒噤的高度。
诚然,中国每年需要进口2300亿美元芯片,而且... 阅读全帖

发帖数: 1
12
美国芯片库存将耗尽 华为的考验刚刚开始(图)
在中美贸易战这场大戏中,由于美国总统特朗普(Donald Trump)不遗余力地“宣传”
,中国通信设备制造商华为成为媒体关注的焦点。近日,美国《华盛顿邮报》引述总部
位于美国加利福尼亚的研究公司Mobile Experts的首席分析师乔·马登(Joe Madden)
的话报道称,华为的美国零部件库存将用尽。
此前,也有媒体根据华为5G基站每月的出货量估算,华为囤积的美国零部件将在年底前
耗尽。 自2018年底孟晚舟事件发生后,华为公司就开始做最坏打算,针对可能遭受来
自美国的制裁做准备。一方则是华为的“备胎计划”,通过自研或者培育中国国内供应
商,以及转单不受美国影响的零部件供应商,来保障零部件供应;一方面是尽可能囤积
华为所需的可能受制裁影响的零部件,为“备胎计划”争取时间,外界曾预计这将为华
为争取到一年的缓冲期。
当美国零部件库存耗尽,华为的“备胎计划”准备得如何,任正非“烂飞机”上四千多
个漏洞又修补的如何?
2019年5月中国通信设备制造商华为遭遇美国制裁后,华为创始人任正非多次以一架二
战时期千疮百孔的“烂飞机”自况华为,指出... 阅读全帖
t******e
发帖数: 2504
13
另外,那个分析师也是瞎扯,诺基亚的FPGA芯片ReefShark, 不太可能与英特尔10nm制程
之间有关系的, intel不做foundry代工,它自己的芯片自己做都来不及呢!
估计诺基亚的FPGA芯片, 找的是GF, 1-2年前的FPGA芯片, 都是用14nm制程, 而GF,
因为SB海湾酋长国醒悟了, 不肯在犯傻再投资了, GF只好收缩, 停止7nm开发还卖出
了几家Fab厂。
m**********t
发帖数: 385
14
北京的一家上市公司,具体职位描述如下,有需要可随时联系我或邮件给我!
l*******[email protected]写明想申请哪方面的岗位;
岗位名称:图像处理算法
工作职责:
1、图像处理算法的研究开发,主要是图像的放大和压缩算法;
2、利用matlab等工具进行算法的实现与验证。
任职资格:
1、图像处理,应用数学或计算机等相关专业硕士及以上学历;
2、3年以上工作经验,有相关算法开发经验;
3、熟悉数字图像处理技术,熟悉super resolution、去噪声、边缘锐化等算法;
4、熟练使用c/c++,matlab,掌握常用图像处理算法的原理及具体实现。
Sputter
岗位描述
负责LTPS制程中的Sputter相关工艺研发
岗位要求:
1.具有在显示领域的工作经验,熟悉TFT工艺流程
2.熟悉LTPS工艺中的Sputter工艺/设备,具有2年以上的LTPS工作经验
3.从事过Sputter相关的工艺开发、优化工作
4.具备良好的沟通、协调能力和团队合作精神
岗位名称:电路设计(FPGA)
工作职责:
1、LTPS AMOLED 模组设计及调试
2、LTPS AMOLED... 阅读全帖
c****p
发帖数: 6474
15
来自主题: JobHunting版 - 写个IC Design的面经吧
版上基本没有IC design的面经,所以在这里写下我自己的经历。有些内容不太方便说,
只是大体讲讲。与其说面经,不如说是面前复习的思路和面后的自我总结。总体感觉是
,对于我来说,只要课程的东西都掌握了,应付HW的面试实际上是比系统地准备算法写
SW代码要轻松一些的。
这个职位说是处理器设计,实际上是验证为主;这也和现在的主流相符:要验证的多,
要设计的少;但是与之矛盾的是,学校教学多强调设计而不重视验证,所以很多学生面
对验证职位都很打怵。我个人感觉是,没必要怕,一方面做过实际project的往往也都做
过验证,另一方面公司也都明白学校验证教得不好,毕业生这方面如果不强他们也理解
。我本人验证方向也很弱,电面和onsite的时候都答得很烂,但是其他方面没出什么纰
漏,所以最后拿到offer。
电面和onsite都主要会考查这几个方面:逻辑验证;逻辑设计;计算机架构;汇编语言
;C、脚本语言;FPGA。
面完的感觉是,他们不会在难度上为难学校出来的学生,但是他们的题一定能把有背景
和没相关背景的学生区分出来。没背景而突击的学生,可能电面的时候回答概念题答得
很好,但是在onsite的时... 阅读全帖
U*****0
发帖数: 25
16
If interested, please send message to mitbbs account. If you are a good fit,
I can forward your Resume to hiring manager.
RESPONSIBILITIES
You will be responsible for the electrical architecture and design of
sophisticated respiratory care medical equipment. Your design work will
include embedded systems, CPU boards, FPGA and PLD VHDL coding, USB,
Ethernet, LVDS & LCD Drivers, interfacing to DACs, ADCs, and PWM motor
drives, closed loop control systems, EMC strategies, etc. You will
participat... 阅读全帖
s********r
发帖数: 403
17
来自主题: JobHunting版 - 从最近公布的季报看
我觉得即使XLNX 变大了引起了Intel 的注意,
也不会把他们引向FPGA,这些公司主要靠指令集垄断卖钱,和软件公司紧密合作,占据
CPU市场大片江山。
一旦变成FPGA,就没有用了。
除非每个FPGA 上强行绑定一个或几个X86 core, 每个人都一定要买!

的。
做不
济好
都是
f*******r
发帖数: 55
18
另外两个组在招软件研发工程师,为了避免和之前的职位混淆,另外开了一个新贴。因
为做的是同一个产品,要求和之前差不多。有意者请发简历至[email protected]
/* */
具体的Job Description如下:
职位一:
Synopsys - Marlboro MA (Boston area) - Full time - C++ place & route tool -
New graduate / Master degree
The ZeBu [1] backend team, working on compiler for the ZeBu emulator, is
expanding fast. The routing team is looking for people excited by challenges
compile time by proposing new ideas, implementing them, constitutes the
bulk of the work.
We are looking for people with c... 阅读全帖
kn
发帖数: 2446
19
没忍住来详细再说两句 :)。刚好自己以前也是做SDR的,提供一点思路,希望对楼主有
帮助。
通信领域SDR算是一个比较容易转行的领域,因为涉及的算法和硬件实现相对通信领域
的其他坑,都更为general,可以相对较容易的把知识transfer到其他相关领域。
SDR有很多可做的方面,不管是前端的RF的,还是数据采集,还是信号处理。我以前做
的比较多的是baseband信号处理。SDR的平台不管是USRP也好,NI的FlexRIO,还是Rice
的WARP,或是基于Xilinx FPGA的一些平台,基本的思路都是用general processor或者
FPGA来处理信号。
研究较多的几个领域无非就是信道均衡、信号检测与估值、纠错码解码。除非纯做算法
仿真和算法的改进,具体实现到实际SDR平台上都会涉及到软硬件加速,否则以现有的
平台的计算能力,很难达到4G/5G对于处理速度的要求。那么途径无非是CPU多核多线程
编程,GPU的并行计算,FPGA上面的并行算法的加速(大部分人用Xilinx的high level
synthesis tools,或者System Generator,再或者... 阅读全帖
n**0
发帖数: 642
20
在一家EDA公司已经工作超过10年了, 主要做 FPGA Debug Software 的 CAE (
Corporate Applications Engineer), 还有 一些 FPGA Synthesis / Partition, FPGA
-based Prototyping 的 Hardware 等。 CAE 工作性质是 Testing Engineer +
Customer Support, 主要用 Verilog, VHDL, Scripting Languages like TCL, Perl,
etc. 但又不是 Verilog/VHDL design 那种真正的 design 工作。 惭愧。。。
一直呆在这个公司,工作在手头这个狭小的领域, 对个人太不利了, 所以很想换一下
公司,甚至换一个工作方向。 读书的时候 EE 和 CS 的 master都拿过, 可惜已经十
年没有用C/C++/JAVA 等写code 了,到CS版上看别人的讨论,很多 terminology 都看
不懂,羞愧不已, 恨不能给自己几耳光。。。
请各位指教一下 我这样的 应该换什么方向的工... 阅读全帖
t*********n
发帖数: 378
21
软和狗都有FPGA的development工作,给他们的云服务写FPGA

FPGA
Perl,
m**********t
发帖数: 385
22
北京的一家上市公司,具体职位描述如下,有需要可随时联系我或邮件给我!
l*******[email protected]写明想申请哪方面的岗位;
岗位名称:图像处理算法
工作职责:
1、图像处理算法的研究开发,主要是图像的放大和压缩算法;
2、利用matlab等工具进行算法的实现与验证。
任职资格:
1、图像处理,应用数学或计算机等相关专业硕士及以上学历;
2、3年以上工作经验,有相关算法开发经验;
3、熟悉数字图像处理技术,熟悉super resolution、去噪声、边缘锐化等算法;
4、熟练使用c/c++,matlab,掌握常用图像处理算法的原理及具体实现。
Sputter
岗位描述
负责LTPS制程中的Sputter相关工艺研发
岗位要求:
1.具有在显示领域的工作经验,熟悉TFT工艺流程
2.熟悉LTPS工艺中的Sputter工艺/设备,具有2年以上的LTPS工作经验
3.从事过Sputter相关的工艺开发、优化工作
4.具备良好的沟通、协调能力和团队合作精神
岗位名称:电路设计(FPGA)
工作职责:
1、LTPS AMOLED 模组设计及调试
2、LTPS AMOLED... 阅读全帖
f******D
发帖数: 332
23
来自主题: JobMarket版 - 招 机械 电子 固件 软件 工程师
北加州 Windsor 公司支持h1b 绿卡 new grad, entry level welcome
1. Mechanical Engineer Machine Design and Automation
JOB SITE: WINDSOR, California
Job Summary
Responsible for Automation and Machine design.
Tasks may include but are not limited to:
Design precision mechanisms and structures for accuracy, performance, and
manufacturability
Design with integration of cameras, lighting, and 3D sensors for measurement
Design robotics and machines for automation and integration
Design custom automation solutions... 阅读全帖
f******D
发帖数: 332
24
来自主题: JobMarket版 - 招 机械 电子 固件 软件 工程师
北加州 Windsor 公司支持h1b 绿卡 new grad, entry level welcome
1. Mechanical Engineer Machine Design and Automation
JOB SITE: WINDSOR, California
Job Summary
Responsible for Automation and Machine design.
Tasks may include but are not limited to:
Design precision mechanisms and structures for accuracy, performance, and
manufacturability
Design with integration of cameras, lighting, and 3D sensors for measurement
Design robotics and machines for automation and integration
Design custom automation solutions... 阅读全帖
g****t
发帖数: 4493
25
2016-11-15 04:12 来源:搜狐科技
日前,图形芯片厂商英伟达发布了季度营收创6年最大增幅的财报,并拉动其股价盘后
飙升14%而引发业内的关注,加之此前,其CEO 黄仁勋宣称英伟达已经是一家AI(人工
智能)芯片公司(颇有赶AI风口的意味),业内纷纷看好其在芯片,尤其是AI芯片的市
场表现。事实真的如此吗?
我们先看看这个季度英伟达的财报表现。总营收20亿美元,同比增长53.6%。其中图形
芯片部门的营收在其总营收中占比85%,同比增长52.9%,为17亿美元;数据中心业务同
比增长两倍,为2.4亿美元;汽车业务同比增长60.8%,为1.27亿美元。从营收的构成上
,不难看出,支撑英伟达的核心业务依旧是传统PC市场的图形芯片(独立显卡),而涉
及到AI相关领域或者是与AI密切相关(例如数据中心)业务的营收仅占到其总营收的1/
10左右。所以仅从营收看,英伟达远称不上是一家AI芯片公司。而众所周知的事实是,
目前AI是产业竞相追逐的热点,曾经,包括现在依然是传统PC产业独立显卡(显示芯片
)的英伟达摇身一变成为AI公司自然会吸引不少的眼球,从这个意义看,我们不排除英
伟达有借... 阅读全帖
p**f
发帖数: 3549
26
来自主题: Stock版 - NVDA1月必定earning miss
FPGA搞搞prototype设计就好了,就他那个万金油model无法大规模普及,灵活是灵活,
cost太高。唯一优点低功耗,但data center不缺那点电费。而且软件什么的是短板。
NV现在就有library可用,FPGA搞出来猴年马月,搞不好建立在OpenCL上,抢AMD的饭碗。
FPGA业内还有几个players,如Xilinx不比altera弱,而且也有现成产品搞计算加速。
NV的potential竞争对手只有专用深度学习芯片,英特尔狗狗都在搞。看谁搞出来先了
,后面软件库追上,没个几年不行。其实NV已经有针对深度学习优化过的产品线,比对
手白手起家要容易得多。

对手
s**********l
发帖数: 8966
27
来自主题: Stock版 - 不买nvda的理由
AI或者具体来说Deep Learning在硬件上有两个方面: 以AMD, NVDA为主的是GPU派.
Intel现在推出了自己DL framework neon。caffe这些deep learning model在xeon phi
上面表现也还可以,到今年底还能优化一些,号称eventually会超过GPU的表现,这个
我倒是不看好。
关键是服务器端,GPU功耗太大,大公司做云服务都选用FPGA,(狗家开发TPU,属于
ASIC范畴),Intel整合了Altera,以后在这一块蛋糕比较大。
另外无人驾驶车其实对功耗运算能力要求还比较严格(不可能带着巨大的服务器跑,而
且必须要real time),这一部分也比较有市场。
GPU很多人说了很多优点,缺点是计算时间不稳定,跟FPGA比起来还是慢+功耗大,当然
他的应用场景很多FPGA替代不了,Intel作为大公司vision肯定不止抢已有的这点蛋糕
,目前之所以不成,很大程度上是软件跟不上(OpenCL简直是joke)
w****e
发帖数: 586
28
BAT不麻烦,甚至可能是有优势的. 美国大厂找altera定制的fpga是在中国工厂做的. 鹅
厂fpga已经上线鹅厂云了. 中国没有能力做的只有x86架构CPU,剩下asic设计和制作,
fpga,arm等等,都不在话下而且比美国要便宜.
f*******r
发帖数: 55
29
【 以下文字转载自 JobHunting 讨论区 】
发信人: frankfeir (frankfeir), 信区: JobHunting
标 题: [工作机会]Synopsys Software R&D Engineer positions in MA
发信站: BBS 未名空间站 (Wed May 13 17:34:04 2015, 美东)
另外两个组在招软件研发工程师,为了避免和之前的职位混淆,另外开了一个新贴。因
为做的是同一个产品,要求和之前差不多。有意者请发简历至[email protected]
/* */
具体的Job Description如下:
职位一:
Synopsys - Marlboro MA (Boston area) - Full time - C++ place & route tool -
New graduate / Master degree
The ZeBu [1] backend team, working on compiler for the ZeBu emulator, is
expanding fast. The rout... 阅读全帖
s******v
发帖数: 4495
30
那就是说,对FPGA有好有坏,因为ASIC少了,用FPGA作prototype就少了;但是FPGA有
可能直接作为产品。

cost
houses
configured
e****a
发帖数: 4783
31
这个做法不是28nm才有的,5年前就开始了,那个时候FPGA里面就做了很多的
transceiver,基本上把FPGA变成外围是ASIC里面是传统FPGA的SOC了。高速的
transceiver必须是用ASIC的办法去做,传统的LUT做不到的。
xilinx是领头做这个的,至于altera,xilinx做什么,altera就copy什么
L********r
发帖数: 59
32

FPGA engineer, analog design (Serdes) engineer, analog design (SRAM)
engineer and IC layout engineer
FPGA Engineer:
1. Familiar with Xilinx FPGA system
2. Familiar with Cadence Palladium
3. DSP and communication background is a plus
Analog IC design Engineer (SERDES)
1. Familiar with I/O design
2. Familiar with high-speed serdes
3. Experience on PCIe/SATA and DDR
Analog IC design Engineer (SRAM)
1. Responsible for design and verification of integrated IP blocks
2. Responsibilities could inclu... 阅读全帖
l********s
发帖数: 358
33
我在University of Waterloo念VLSI CAD方向的Master,因为导师是在一家FPGA公司干
活,所以我现在也主要focus在FPGA上。有校友也在做VLSI CAD for ASICs or FPGAs的
吗?希望可以互相交流交流,无论是还在做research或者在公司工作的,因为我这边的
group比较小,包括我在内总共是3个学生,其他两个还都是part-time的学生。
我的email是: l********[email protected]
m****s
发帖数: 1481
34
来自主题: Hardware版 - 大家说说 cuda 和 opencl 吧
我学过一点opencl,cuda没学过。这个东西效果还是有的,但是没有吹得那么神。基本
上同价位的cpu和gpu,对于可并行化的计算工作,gpu跑的速度是cpu的10-30倍。那些
吹嘘说达到上百倍加速的基本上都是扯淡可以忽略。10-30倍看起来不多,但是实际上
还是有很大意义的,以前我们要跑1,2个星期的simulation,现在1天不到就跑完了,
这个效率提高还是很明显的。当然任何新东西学起来都有一个过程,算是overhead吧,
但是学会了之后干活还是真的有效的。
opencl学起来挺简单的,其实就是C语言。难点在于如何把要跑的程序并行化,同时要
考虑gpu的硬件特性,比如大量内存操作很慢,但是可以用多个thread来隐藏;要尽量
减少register的应用,也就是程序里那些静态分配的变量;要注意内存的bank
conflict;等等。总的来说,学起来不难,需要了解少量硬件特性。当然我也只是刚入
门,可能还没接触到高深的。但是就我做的项目,基本上实现硬件理论上的加速效果还
是挺容易的。
cuda我只大概看了看,感觉和opencl差得不多,基本上就是同样的架构不同的语句。不
过nv... 阅读全帖
w***w
发帖数: 1552
35
来自主题: Linux版 - 军队上确实有人才
dude,用fpga和rtos没有什么联系。军口考虑的很重要一点是可靠性,很多不需要复杂时
髦的新东西,也不需要rtos,硬件要能直接实现肯定是优先采用。军口要用一个新东西
要经过n多的手续和检验。军品和民品是完全不一样的,我知道的军口用fpga大部分都是
样品机。能用到军品上的fpga估计都是偷渡到国内的,老美不会卖给你的,卖的话估计
也不敢用。至于说通用芯片,国内能搞,只是成品率太低,性价比比较差。 老毛子比较
牛,他们的芯片都是自己搞,自成体系,有自己的编码,根本就不用那些74xx 54xx之类
的。

a
b***i
发帖数: 3043
36
来自主题: Programming版 - 嵌入式的一个架构思考
什么声纳,我们做的是30年前IT产业作的事情,那个时候UART还是独立的,那个16550
是8位的,现在java居然不支持UART。痛心。
我们的速度是1200, 9600,比特每秒,这有什么秘密。不过我不想用软件,或者中断
来实现这个罢了,我想用FPGA或者TPU来实现9bit uart。
FPGA怎么个crash?是软arm core? 有linux吗?
我的设想是即使SRAM有问题,但是我不是有firmware吗,可以再写一次,就是在嵌入式
系统中可以重写FPGA。
总之听听大家的意见,刚才发现OMAP L138好像没有9bit uart。基本arm都没有,pic是
有的。
w***g
发帖数: 5958
37
来自主题: Programming版 - 懂deepmind得说说
我不懂底层工艺,假设用相当的工艺,我觉得FPGA能做到更高的集成度,
更省芯片面积更省电,或者在相同的面积上做到更大的数据规模。
一个可能的方向就是把一个卷积的一个窗口加上activation用一个硬件
单元实现。然后在内部就可以做各种龌龊的优化。这样应该能比用浮点
数指令一个乘法一个乘法做能快好几倍。
我其实特别期待Intel的带FPGA的CPU,不知道什么时候能出来。
FPGA的劣势:1.还是无法避免内存带宽瓶颈。
2. 编程序比GPU更底层,开发更慢。
3. 上层算法变动太快,不确定性太高。很可能一个算法优化直接导致
CPU性能急剧上升。
4. 价格下不来。
k****f
发帖数: 3794
38
来自主题: Programming版 - intel knights landing 72core CPU 谁用过?
intel买了altera,以后可以cpu嵌入fpga,用fpga优化矩阵乘法和卷积,比gpu会快不
少的。不过fpga程序可就难多了,需要有人造好轮子。
a******n
发帖数: 293
39
来自主题: EE版 - 从了phd还是搏一把?
如果说是完全重合,要慎重。FPGA之类的东西,除非你是搞CAD的,根本不足以成为一
个PhD的topic。PhD还是需要有一些新东西的。你有FPGA基础的优势就在于,弄出一个
idea以后,你可以在FPGA上验证和实现你的想法,比单纯有一些理论完全不知道怎么应
用好。有些理论比较强的老板很希望招一些有硬件背景、动手能力强的学生,理论总是
可以学的。
a*****u
发帖数: 157
40
体系结构方面:ISCA,HPCA,MICRO,ASPLOS,ISC等
硬件设计:DAC,DATE,ICCAD,ICCD,ASP-DAC等
另外现在FPGA方面的会议,也常有GPU的内容。主要的四个FPGA的会议是FPL,FPGA,FCCM
,FPT。
并行软件设计我不太懂,会议向PLDI应该不错。
JOURNAL我关注IEEE TRANS的多过ACM(因为我是做EE的),IEEE计算机体系结构方面最
好的应该是是TC和TPDS。另外TCAD,TCAS,TVLSI也常能见微处理器设计方面的内容。还
有一些杂志,像IEEE MICRO, IEEE COMPUTER,都有相关内容。
这个领域最好的还是会议。前面几个体系结构会议都是最顶尖的,ACCEPT RATE只有20%
或更少,比一般的JOURNAL都难发。
a*****u
发帖数: 157
41
体系结构方面:ISCA,HPCA,MICRO,ASPLOS,ISC等
硬件设计:DAC,DATE,ICCAD,ICCD,ASP-DAC等
另外现在FPGA方面的会议,也常有GPU的内容。主要的四个FPGA的会议是FPL,FPGA,FCCM
,FPT。
并行软件设计我不太懂,会议向PLDI应该不错。
JOURNAL我关注IEEE TRANS的多过ACM(因为我是做EE的),IEEE计算机体系结构方面最
好的应该是是TC和TPDS。另外TCAD,TCAS,TVLSI也常能见微处理器设计方面的内容。还
有一些杂志,像IEEE MICRO, IEEE COMPUTER,都有相关内容。
这个领域最好的还是会议。前面几个体系结构会议都是最顶尖的,ACCEPT RATE只有20%
或更少,比一般的JOURNAL都难发。
a*****u
发帖数: 157
42
I think GPU has the advantage of low power consumption compared to general
purpose processors (POWER, SPARC, X86 etc.) since the GPU is computation
intensive rather than control intensive..
when i say "consume too mush power", i compare the GPU with FPGA targeting
at certain DSP application..such as encoder, decoder, MIMO detector, etc..
The latest FPGA can achieve TOPS per-chip capacity with dedicated fixed
point DSP units..but if you require aggressive floating point computation,
using GPU is ... 阅读全帖
c****p
发帖数: 6474
43
来自主题: EE版 - 写个IC Design的面经吧
【 以下文字转载自 JobHunting 讨论区 】
发信人: chenpp (chenpp), 信区: JobHunting
标 题: 写个IC Design的面经吧
发信站: BBS 未名空间站 (Mon Sep 12 22:02:13 2011, 美东)
版上基本没有IC design的面经,所以在这里写下我自己的经历。有些内容不太方便说,
只是大体讲讲。与其说面经,不如说是面前复习的思路和面后的自我总结。总体感觉是
,对于我来说,只要课程的东西都掌握了,应付HW的面试实际上是比系统地准备算法写
SW代码要轻松一些的。
这个职位说是处理器设计,实际上是验证为主;这也和现在的主流相符:要验证的多,
要设计的少;但是与之矛盾的是,学校教学多强调设计而不重视验证,所以很多学生面
对验证职位都很打怵。我个人感觉是,没必要怕,一方面做过实际project的往往也都做
过验证,另一方面公司也都明白学校验证教得不好,毕业生这方面如果不强他们也理解
。我本人验证方向也很弱,电面和onsite的时候都答得很烂,但是其他方面没出什么纰
漏,所以最后拿到offer。
电面和onsite都主要会考查这... 阅读全帖
l*****e
发帖数: 594
44
来自主题: EE版 - EE博士毕业欲转行求指教
雷达方向的,还有不到1年就毕业了,回顾一下作的东西没太深入过(惭愧):
硬件方面,自己搭过几个测试雷达,不过是系统级的,买模块搭积木一样,整个雷达唯
一板级的设计就是一个简单的控制模块(木有用到mcu或fpga,都是些简单的计数器啥
的)。RF的板子只是上课的时候设计过简单的滤波器。fpga 也只是上过一门课,拿
vhdl作了几个project,没自己烧过片子。数据采集也是买的板子,拿Labview搭的信号
处理部分。以后大多数测试都是拿vna啥的作的,再就没自己设计过东西了。ADS,
AnSoft 啥得都用过,但也是系统仿真,没作过板级的。后来组里有钱了,买了雷达车
,我也帮着测试,校准,采数据,分析什么的,不过感觉也没学到什么东西。
软件方面,Matlab是主力,没特别对哪个toolbox熟悉。C时不时拿过来用下,每次用的
时候都得把教材放一边查语法。这里自责一下,比较懒,过去只要能用matlab的地方,
就没考虑过学点别的。
回顾一下,自己除了搭雷达之外,其他时间都用来写matlab code去读各种各样的雷达
数据了,也没作过特别深入的分析,没有啥自己的算法。老板很nice,说... 阅读全帖
c*****n
发帖数: 1877
45
来自主题: EE版 - 做Board设计有前途么
你举的例子其实与嵌入式编程更相关,和硬件电路设计关系不大。不管是CPU还是FPGA,
做数字处理都需要大量存储空间,就是说它们都需要一些DDR作外围电路,可能还需要
flash来永久存储软件或者坚件。对于设计电路的人来讲其间的相通性很大。具体的数
字处理当然很不相同,但是这些活是软件工程师或者FPGA工程师的事情了。
不需要任何测试的简单小电路当然赚不到钱。利润大的电路设计一般都不是消费电子产
品。专业板子需要硬件工程师,软件工程师和FPGA工程师一起工作,难度大但是利润高
,当然销量也小。
如果你做过一些射频微波电路设计的工作,你就不再会认为经验没有用了。谁都有可能
被裁员,居安思危显然是应该的。我觉得和软件工程师相比,有经验的硬件工程师会更
容易找到新工作,特别是大年龄被裁的。

以前
b***i
发帖数: 3043
46
说了半天,你就是想把Matlab产生的8bit的数据流给到一个你自己要做的设备中。那你
要说是不是实时的。
假设这个设备可以存储了长达比如1MB个sample,要在400MHz速度输出,并且循环,这
很简单。无论是用FPGA, DRAM,Dual port SRAM都可以做啊。你到底要多少数据存储起
来再发射?
或者说,你要实时的,也行啊,用PCIe,有一定难度就是了。或者你把Matlab的逻辑放
进FPGA不就完了吗。FPGA可以更快地以数字电路方式直接产生你需要的信号。

chip
m********o
发帖数: 796
47
FPGA那套流程我明白。FPGA本身是一个有很多可配置的资源模块CLB(Configurable
Logic Block)组成的chip,他的route是可以config的。你设计完verilog,ISE帮你后
仿综合以后
生成一个基于它自己的电路模块CLB的的电路然后它再帮你把你用到的CLB连接(route
)起来。这一套流程我明白。
不过你的描述倒提醒了我另外一个问题,为什么FPGA开发工具,诸如ISE,它会提供你P
&R功能?你设计完了verilog以后不都是直接综合由ISE做这些事么?什么情况下,你需
要推翻这些工具帮你做的layout和routing而去自己弄呢?
回到正题。如果我是想做digital ASIC呢?“library 里面会有已经layout好的NAND,
NOR,INV和DFF等”,你的意思是说我对着综合完以后的原理图,在cadence virtuoso
里调用已有的模块去直接搭建layout?比如说,我的verilog综合完以后就是三个DFF直
接相连,那我如果要做ASIC,下一步就是去cadence里直接调出三个DFF的library
layout,按照综... 阅读全帖
y******8
发帖数: 48
48
论坛帐号太难注册,这是朋友的id,借来发个帖:
本人女,EE专业phd毕业,博士研究方向是Fpga加速图像处理算法,毕业后进了一家EDA
公司做码农,做design for verification。读书期间一直处于一心只读圣贤书状态,
毕业后才发现FPGA的就业面太窄,除了少数航空航天业会用到之外,就是一些小公司用
FPGA做些硬件接口,数据处理之类的非主流业务,工作机会少,职业前景差。我现在的
工作算是一个小换行,找到也纯属运气,以前一直写verilog,现在用C++做dev。当时
招我的主管说这行太难招到人,那是不是同时也可以理解为这行进来了想要跳槽也相当
难。但是现在半导体行业如此不景气,EDA也受很大影响。再加上行业内的恶性竞争太
厉害,感觉公司迟早走向并购裁员的那一天。我在linkedin查了查,发现进入EDA公司
的人要么一直待着不再挪窝,要么也只在EDA公司之间互相跳。
我想问下,EDA这行,尤其是verification方向将来前景如何(国内国外都说说)?关
于职业发展规划,应该朝什么方向发展?如果迟早都逃不了转行的命运,是不是不如趁
早彻底跳出来比较好?
n**0
发帖数: 642
49
在一家EDA公司已经工作超过10年了, 主要做 FPGA Debug Software 的 CAE (
Corporate Applications Engineer), 还有 一些 FPGA Synthesis / Partition, FPGA
-based Prototyping 的 Hardware 等。
CAE 工作性质是 Testing Engineer + Customer Support, 主要用 Verilog, VHDL,
Scripting Languages like TCL, Perl, etc. 但又不是 Verilog/VHDL design 那种
真正的 design 工作。 惭愧。。。
一直呆在这个公司,工作在手头这个狭小的领域, 对个人太不利了, 所以很想换一下
公司,甚至换一个工作方向。 读书的时候 EE 和 CS 的 master都拿过, 可惜已经很
十年没有用C/C++/JAVA 等写code 了,到CS版上看别人的讨论,很多 terminology 都看
不懂,羞愧不已, 恨不能给自己几耳光。。。
请各位指教一下 我这样的 应该换什么方向... 阅读全帖
e***y
发帖数: 4307
50
跟ee其他火坑比起来搞FPGA还是有点前途的,当然跟cs没法比。问题是FPGA设计师需求
不是很大,跳槽机会不多。另外我觉得这行要做深入了还是需要有domain knowledge,
毕竟多数FPGA应用都是依附于某个行业的,例如医疗,航天,图像,AI等等,光会hdl
coding是不够的,这点上和embedded很相似。再说远点未来大部分hdl coding有可能被
code gen代替,这样工作就更少了

:多谢指教, 我也不知道写Verilog/VHDL 有没有前途, 就听到网上很多人务泱乌泱的
喊: 硬工完蛋啦,布啦布啦。。。
首页 上页 1 2 3 4 5 6 7 8 9 10 下页 末页 (共10页)