由买买提看人间百态

topics

全部话题 - 话题: 电平
首页 上页 1 2 3 4 5 6 (共6页)
n**e
发帖数: 2026
1
来自主题: ChineseMed版 - 说说我的针灸师父
师父杨氏,青年时从其岳父得传针法。岳父的师父所用针具据说为真金锻制,柔可绕指
。曾为袁世凯“飞针”治“心病”而名扬一方。自号“经方派”,奉《针方六集》为圭
臬。假经穴为药,遣金针为湯,补之泻之,凉之热之,通之调之。弟子从师之时,师年
七十有余。每有求医者,必令默语,详查其双耳,历数其病状。若言之有误,则请另择
良医。有问于师,四诊之中,因何独专望耳。师答内经有“望而知之谓之神,闻而知之
谓之圣,问而知之谓之工,切而知之谓之巧。”每言必引经典是师父的一贯作风。
师父有两间诊室,病人整日不断。病种几乎涵盖西医各种专科。我的笔记记录的有荨麻
疹,牛皮癣,肺心病,高血压,冠心病,胃溃疡,胆囊炎,白血病,糖尿病,癫痫,月
经不调,不孕症,肺癌,直肠癌。师母患肺结核,被师父治好了。师父的脑溢血偏瘫,
是师母治好的。师父治疗通常是数方联用,随证加减。就便是他用的每个穴位我都认识
,记在笔记上,没有师父传授,我也看不懂个中真意。现在还有印象的有消渴方,通胃
健脾方,肃肺平肝方,培土固金方,疏肝方,济阴方。
师父扎针,从不许病人脱衣卷袖。穿衣隔衣扎,盖被隔被扎。理由是经穴在治疗中受凉
,还不如不治。师父... 阅读全帖
l*******k
发帖数: 1974
2
pic16c711供电电压是5V。现在的电路用这个管脚直接驱动一NMOS gate。因为逻辑关系
,需要用这一管脚去驱动一PMOS gate。PMOS关段需要gate电压达到Vss。所以想用RB1
的输出接一个上拉电阻到15伏。不知道会不会有问题。
有经验的高手们指点指点。
谢谢。
b*****e
发帖数: 1193
3
有问题阿,高低压是需要隔离的,否则坏单片机。用2级驱动吧
p***o
发帖数: 216
4
来自主题: EE版 - 请教-保护电路设计问题
找个合适的继电器(relay)就可以,不过你的控制高电平比较小,也许要放大一下。
a**i
发帖数: 419
5
10kohm相当于一个上拉电阻,如果输出低电平的管脚驱动能力还ok的话,完全可以
搞定一个10k的上拉电阻。

,要是
j***h
发帖数: 130
6
我想给一个模块输入两个非同步的方波信号(TTL)信号,然后让这两个信号的到达的
时间差(例如两个上升沿的时间差)作为这个模块输出的TTL信号的脉宽。
c*******l
发帖数: 4801
l*****x
发帖数: 3431
8
这个不就是PLL里头的Phase Frequency Detector么,google PLL+PFD就ok
g****t
发帖数: 31659
9
异或门+3525之类的脉宽调制 就可以了吧。
不需要反馈。

这个不就是PLL里头的Phase Frequency Detector么,google PLL+PFD就ok
i*****t
发帖数: 24265
10
floating reference以前在没有rs232芯片的时候用过。
不过还是不知道楼主要求的是数字信号呢,还是模拟的信号电平转换用于数据采集呢。
I***a
发帖数: 704
11
来自主题: EE版 - 数字芯片测试问题求教
有的状态下,把0.55V当成低电平,结果就是对的,这个状态下,DC current也才1uA,
不像是短路了. vdd = 1.2V 时, logic low怎么会=0.55V 还不短路?
同学做的东西, 我在测试
C***x
发帖数: 223
12
来自主题: EE版 - 问个电子器件的名字
难道没有一个三端的有源器件“black box”,两个输入端输入f1和f2的两个TTL,输出端
输出(f1+f2)的TTL电平?
h*******a
发帖数: 184
13
按照你的要求,较好的方法是弄一根同轴电缆(或两根...)替代电线。当然价格就很高
了,不过你不是生产产品就做实验无所谓。先试试有没有效果,如果成功有时间上来分
享你的结果。
gr
发帖数: 2958
14
双绞线行么?
i*****t
发帖数: 24265
15
多长?频率多少?
差分传送
i*****t
发帖数: 24265
16
如果很长就调制解调
a****l
发帖数: 8211
17
其实也不长,频率也不高,我觉得关键就是中间有好几个接线口连接,所以最后的总的导
线电阻就比较大了,以至于电线上的压降太多,出口的电压拉不下来.
h*******a
发帖数: 184
18
如果是这样就加个放大器或level shift (也算是个放大器吧)(就在导线后面加一个)。或者用一根导线?
i*****t
发帖数: 24265
19
试一下终端电阻
g******u
发帖数: 3060
20
a few ways.
some rail-rail JFET input opamp to buffer this TTL signal. such as OP482.
If your signal is enable low, try use open collector, again buffer it with
an inverter or so.
if a microcontroller is available, try transmit via some bus signal, or send
another confirmation bit.etc.
some coaxial cable, as aformentioned, but hightly not recommended.
z*****n
发帖数: 7639
21
Apply a RS485 transceiver will solve your problem.
a****l
发帖数: 8211
22
是啊,现在的电路已经是通过open collector输出的了,不过好象还不太够.

send
i*****t
发帖数: 24265
23
多长啊?频率多少?
b****g
发帖数: 7311
24
这个比较好。
z*****n
发帖数: 7639
25
别折腾了,unbalanced的电路再怎么折腾都没戏。
a****l
发帖数: 8211
26
unbalanced是什么意思?为什么没戏?
i*****t
发帖数: 24265
27
就是不回答,到底多长?10公里?
a****l
发帖数: 8211
28
其实不长啊,也就几米.
i*****t
发帖数: 24265
29
晕倒,这也叫长?
i*****t
发帖数: 24265
30
加比较器就解决了。
最好示波器看看是否有干扰,有的话需要用屏蔽电缆,反正也就几米而已,网线就行了。
g******u
发帖数: 3060
31
output opamp.
the otherside comparator,
that's it.
z*****n
发帖数: 7639
32
比特率高了几米也不行。。。
z*****n
发帖数: 7639
33
找本关于电缆传输方程书自己看吧。跟你说了,用rs485
transceiver就行。这前面的回答没几个靠谱的。
a****l
发帖数: 8211
34
是啊,因为原来设计的时候线大概只有几厘米长的两头焊接,现在变成好几米了,还要加
上几个转接头,从比例上看是长了很多很多了.
i*****t
发帖数: 24265
35
485也就是差分传输的一种,不是不可以,而是大材小用,比较费事,才几米而已,想
想办法一定行。
几米远需要用屏蔽导线传输。然后测量波形,如果速度太快不再是方波呈现,再考虑其
他方法
i******n
发帖数: 15
36
before blaming the wire resistance, have you measure the wire resistance?
what is it? then what is the resistance of the RX pull up? Show us the
picture, maybe something else is there.
unless you are using ultra thin wires, the wire resistance is in the ohm
rang, and usually pull-up R is well above kohm range. I suspect that it's
not the few more ohms that changed the game, something else is there, like
transmission line might come to play.
g******u
发帖数: 3060
37
RS485 is way overkill.
I used to transfer 30m with LIN bus, it's much lower speed.
a****l
发帖数: 8211
38
问题解决了,其实就是信号噪声比较大,解决方法也就很简单了。
a****l
发帖数: 8211
39
你说的太对了.怎么不早点提醒一下?
i*****t
发帖数: 24265
40
早提醒啦,主要你说很长被误导了,以为几百米。
后来知道才几米就回帖了。
以前用GPS OEM都是TTL输出的,用屏蔽线几米远+转接头传输一点问题没有。

了。
t*****l
发帖数: 2658
41
大家帮你出了不少主意
你要是能share一下你怎么解决的就好了。
a****l
发帖数: 8211
42
就是数字信号上有点毛刺啦,解决方法是简单的不能再简单了的经典方法,在这里的众位
大牛前就不敢献丑了.
a****l
发帖数: 8211
43
这是模拟器件,应该是等同于无限项的gibbs的吧?最主要的是,我说的ringing不是gibbs
那种全范围的,其实是每次上升到高电平后平稳了2us后突然有一个脉冲,脉冲逐渐消失
后就又平稳了.这个脉冲应该是别的什么器件引起的,但是我就是奇怪为什么那么大的一
个电容没有把这个脉冲吸收掉.
其实电容的前面是加了一个电阻的,所以0到5v的阶跃才会有1ms的响应时间.既然这个rc
已经对0->5V的阶跃压制了那么多了,为什么不能压制掉一个0-1V的脉冲?电容上的电压
几乎是瞬间(within ns)上升了或下降1v有时候甚至是更多.

h*****4
发帖数: 4219
44
来自主题: EE版 - D flip flop
新学数字电路,想把一块没有LD输入的D触发器改装成带有LD的触发器 手里有三个高
低电平开关 CLK肯定还是要接CLK 现在就是D输入和LD输入应该怎么接
我试过用tri state buffer 和inverter 来控制让哪个信号流入D 不过老师说不用tri
state buffer
版上各位高手有没有什么建议?
m*p
发帖数: 1331
45
pir正常接cam的时候,测了一下camera gnd和input,PIR触发的时候是4.2v, 平时是4.
8v,意味着本来ttl电平偶尔不被触发。。。不知道咋回事。。。
单独测pir的时候,output-gnd平时是0,触发是5v. 这才是对的。不知道camera内部怎
么设计电路的,一接上电位就错了。。。

invert
Try
a***e
发帖数: 27968
46
接收的时候天线上是个电流信号,为什么需要地电平?

ended,所以天线那里也是 single-ended. 我们公司就是设计这最后一级功放的。
题无关。
between the signal end and the local ground." 这个有待推敲,但我认为是错的,
尤其当信号离开天线进入 air 的瞬间,只有 the true ground, 没有 local
ground. So the microwave is based on the differential between the signal and
the true ground. 或者换个角度,我们暂不争论哪个ground 是 antenna 的
reference. 如果我们以 true ground 为 reference 去测量 local ground,按我
原来那个分析 local ground 就不 clean, 可是事实我可以告诉你,: It is clean,
所以这里还是需要解释。
如果你的 ground reference 不clean, 对信号必然有影响。
确实就不存在了。可... 阅读全帖
t*****a
发帖数: 721
47
来自主题: EE版 - <<计算机并口疑问>>
计算机并口每次开机都要自检2次高电平,
如果才能不要出现这样状态呢?
外接了一个设备,结果每次启动计算机都出现了误操作。
如果在软件,或是硬件上处理呢?
请高手赐教,谢谢。
z*****n
发帖数: 7639
48
不管是啥频率的信号,propagation延迟只跟距离有关,
而延迟产生的影响只跟一个symbol的duration有关。
802.11b的symbol rate是11Msps。
我觉得你对symbol的理解有偏差。
a symbol is a signal element, within its duration
it doesn't change form.
对于基带信号,比如unipolar NRZL,一个symbol 就是
信号电平维持在+V 或者0V的时间。对于调制信号,
比如QPSK,一个symbol就是信号相位维持在某个
constellation point的时间。跟载波频率没啥关系,
跟基带信号的symbol rate一致。

4G
t*******e
发帖数: 43
49
来自主题: EE版 - tianjeale,问题来了
这位同学,你说的“背板设计”我真不懂是指什么。不过我在PC机上开发系统的确从
ISA开始,后来改成PCI,刚从ISA改成PCI时用固定寻址,后来用浮动寻址。在从ISA改
PCI的过程中没有遇到你所说的“背板设计”,倒是碰到输出高频率电平不稳定,这问
题在ISA板没有发生,后来凭我仅有的数电知识,考虑数据总线电流功率不够,就试着
加一级总线驱动器,问题解决。搞这些我没看什么书,就凭ISA,PCI规范说明和芯片手
册。81年我仅学过Z80的S100总线,PCI连听都没听过,从80年代初的四位机到现在我是
靠自学一路走来的,主要是看手册,重点是看手册中的“时序图”。
t*******e
发帖数: 43
50
这位同学,你说的“背板设计”问题我真不懂是指什么,也许是你碰到了而我没碰到。
不过我在PC机上开发系统的确从ISA开始,后来改成PCI,刚从ISA改成PCI时用固定寻址
,后来用浮动寻址。在从ISA改PCI的过程中没有遇到你所说的“背板设计”问题,倒是
碰到输出高频率电平不稳定,这问题在ISA板没有发生,后来凭我仅有的数电知识,考
虑数据总线电流功率不够,就试着加一级总线驱动器,问题解决。搞这些我没看什么书
,就凭ISA,PCI规范说明和芯片手册。81年我仅学过Z80的S100总线,PCI连听都没听过
,从80年代初的四位机到现在我是靠自学一路走来的,主要是看手册,重点是看手册中
的“时序图”。
首页 上页 1 2 3 4 5 6 (共6页)