p*********a 发帖数: 25 | 1 想问一下PLL的输出频谱里为什么在接近central frequency的区域是平的,如http://www.analog.com/static/imported-files/data_sheets/ADF4150.pdf
图7
因为VCO单独测的输出频谱在接近central frequency的区域是单调减的,我的感觉是被
回路shape过,但为什么是这样一个形状就不明白了,求指点:) |
l******C 发帖数: 93 | 2 帅哥,专业点。。。没人会去copy paste去看图7的。
PLL本身就是一个low pass filter 特性,noise被也要被low pass filter shape
【在 p*********a 的大作中提到】 : 想问一下PLL的输出频谱里为什么在接近central frequency的区域是平的,如http://www.analog.com/static/imported-files/data_sheets/ADF4150.pdf : 图7 : 因为VCO单独测的输出频谱在接近central frequency的区域是单调减的,我的感觉是被 : 回路shape过,但为什么是这样一个形状就不明白了,求指点:)
|
s*****o 发帖数: 22187 | 3 PLL回路对VCOnoise是high pass特性。总的phase noise是所有noise sources通过回路
方程后的叠加。如果能看到<1K offset,phase noise还是单调减的(Reference noise
dominant)。
这些很多有关PLL的书里都有讲,可以看看。
【在 p*********a 的大作中提到】 : 想问一下PLL的输出频谱里为什么在接近central frequency的区域是平的,如http://www.analog.com/static/imported-files/data_sheets/ADF4150.pdf : 图7 : 因为VCO单独测的输出频谱在接近central frequency的区域是单调减的,我的感觉是被 : 回路shape过,但为什么是这样一个形状就不明白了,求指点:)
|
p*********a 发帖数: 25 | 4 多谢~
是说VCO的noise在整个频段都dominate吗?
如果这样的话,Lesson公式里面VCO的Phase noise应该有-30 dB/dec的flicker noise
部分,而loop filter在low frequency应该是+40 dB/dec,所以我不清楚为什么大概是
那个形状,希望能推荐本东西看看。
noise
【在 s*****o 的大作中提到】 : PLL回路对VCOnoise是high pass特性。总的phase noise是所有noise sources通过回路 : 方程后的叠加。如果能看到<1K offset,phase noise还是单调减的(Reference noise : dominant)。 : 这些很多有关PLL的书里都有讲,可以看看。
|
s*****o 发帖数: 22187 | 5 由于高通特性,VCO noise在远小于带宽的频率下就基本看不到了,VCO的flicker在很小的offset下应该是看不到的,不过也要具体看你的process的flicker corner和带宽。除了VCO和Loop Filter,还有PFD, CP, Reference的noise也要考虑。所以小offset并不是-30和+40的简单叠加(你给的phase noise图里有一小段单调升的就是由于这个+40dB/dec造成的吧)。
可以先看看Hajimiri的"noise in phase-locked loops",后面很多reference可以看。
noise
【在 p*********a 的大作中提到】 : 多谢~ : 是说VCO的noise在整个频段都dominate吗? : 如果这样的话,Lesson公式里面VCO的Phase noise应该有-30 dB/dec的flicker noise : 部分,而loop filter在low frequency应该是+40 dB/dec,所以我不清楚为什么大概是 : 那个形状,希望能推荐本东西看看。 : : noise
|
y**c 发帖数: 6307 | 6 一般process 的flicker corner 是多少? 我做VCO模拟的时候发现phase noise 斜率
都是-20db/dec,我很怀疑model没有包含flicker noise.
很小的offset下应该是看不到的,不过也要具体看你的process的flicker corner和带
宽。除了VCO和Loop Filter,还有PFD, CP, Reference的noise也要考虑。所以小
offset并不是-30和+40的简单叠加(你给的phase noise图里有一小段单调升的就是由
于这个+40dB/dec造成的吧)。
【在 s*****o 的大作中提到】 : 由于高通特性,VCO noise在远小于带宽的频率下就基本看不到了,VCO的flicker在很小的offset下应该是看不到的,不过也要具体看你的process的flicker corner和带宽。除了VCO和Loop Filter,还有PFD, CP, Reference的noise也要考虑。所以小offset并不是-30和+40的简单叠加(你给的phase noise图里有一小段单调升的就是由于这个+40dB/dec造成的吧)。 : 可以先看看Hajimiri的"noise in phase-locked loops",后面很多reference可以看。 : : : noise
|
s*****o 发帖数: 22187 | 7 单拿出一个管子仿真一下?现在小线宽可能有~MHz了吧,我也是瞎猜。
【在 y**c 的大作中提到】 : 一般process 的flicker corner 是多少? 我做VCO模拟的时候发现phase noise 斜率 : 都是-20db/dec,我很怀疑model没有包含flicker noise. : : 很小的offset下应该是看不到的,不过也要具体看你的process的flicker corner和带 : 宽。除了VCO和Loop Filter,还有PFD, CP, Reference的noise也要考虑。所以小 : offset并不是-30和+40的简单叠加(你给的phase noise图里有一小段单调升的就是由 : 于这个+40dB/dec造成的吧)。
|